数字逻辑2013考试复习重点
分数比例:教材第1~3章、后续章节各约占50%。
题型包括:
单选题(1’×15=15’)
判断题(1’×15=15’)
填空题(2’×10=20’)
综合题(5’+5’+16’+16’+8’=50’)
各章习题必须掌握。
第1章
1.1-1.2熟练掌握
1.3熟练掌握各种逻辑函数表示及简化方法
第2章
2.1-2.3熟练掌握
2.4熟练掌握组合逻辑电路的基本设计方法,掌握利用译码器或数据选择器实现组合逻辑电路的原理与方法。
第3章
3.1-3.2掌握
3.3掌握时序逻辑电路的基本分析方法。
3.4熟练掌握寄存器、计数器的分析与设计方法,掌握用清零法和置数法设计设计N进制计数器。
3.5掌握基本的时序电路设计方法,会画状态图。
3.6掌握各种基本概念。
第
4、5章
Verilog的基本概念
熟练掌握各种Verilog的基本操作符、常用系统任务与函数。 熟练掌握各种基本语句与编程风格。
掌握Libero(特别是ModelSim)的基本使用方法、流程和特点。 第6章
掌握各种基本组合电路的Verilog程序实现。
掌握加法器、乘法器、补码生成等电路的Verilog实现方法。 第7章
掌握各种基本时序电路的Verilog程序实现,包括各类寄存器和计数器。 熟练掌握FSM的概念和属性。
熟练掌握FSM的设计方法和Verilog实现(
1、
2、3-always),会根据状态图编写程序。
考试范围包括但不限于上述知识点。
请认真复习,争取好成绩!
《数字逻辑考试复习重点.doc》
将本文的Word文档下载到电脑,方便编辑。
推荐度:
点击下载文档